作业答案 发表于 2020-9-25 08:46:39

《数字电子技术》吉大20秋考前辅导答案满分

《数字电子技术》考前练兵
1.[单选题] 以下电路中,加以适当辅助门电路,( )适于实现单输出组合逻辑电路。
答案资料下载请参考帮助中心说明
    A.奇偶校验器
    B.数据选择器
    C.数值比较器
    D.七段显示译码器
    答:——B——
2.[单选题] 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
    A.>RON
    B.<ROFF
    C.ROFF<RI<RON
    D.>ROFF
    答:——C——
3.[单选题] 组合逻辑电路消除竞争冒险的方法有()。
    A.修改逻辑设计
    B.在输出端接入缓冲电路
    C.后级加缓冲电路
    D.屏蔽输入信号的尖峰干扰
    答:——A——
4.[单选题] 当逻辑函数有n个变量时,共有( )个变量取值组合。
    A.n
    B.2n
    C.n的平方
    D.2的n次方
5.[单选题] 对于TTL与非门闲置输入端的处理,不可以( )。
    A.接电源
    B.通过电阻33kΩ接电源
    C.接地
    D.与有用输入端并联
6.[单选题] 以下电路中,()可以产生脉冲定时。
    A.多谐振荡器
    B.单稳态触发器
    C.施密特触发器
    D.石英晶体多谐振荡器
7.[单选题] 为实现将JK触发器转换为D触发器,应使( )。
    A.J=D,K=/D
    B.K=D,J=/D
    C.J=K=D
    D.J=K=/D
8.[单选题] 下列触发器中,没有约束条件的是( )。
    A.基本RS触发器
    B.主从RS触发器
    C.同步RS触发器
    D.边沿D触发器
9.[单选题] 对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=( )。
    A.0或/Q
    B.1
    C.Q
    D./Q
10.[单选题] 下列逻辑电路中为时序逻辑电路的是( )。
    A.变量译码器
    B.加法器
    C.数码寄存器
    D.数据选择器
11.[单选题] A+BC=()。
    A.A+B
    B.A+C
    C.(A+B)(A+C)
    D.B+C
12.[单选题] TTL单定时器型号的最后几位数字为( )。
    A.555
    B.556
    C.7555
    D.7556
13.[单选题] 用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为( )。
    A.3.33V
    B.5V
    C.6.66V
    D.10V
14.[单选题] 边沿式D触发器是一种()稳态电路。
    A.无
    B.单
    C.双
    D.多
15.[单选题] 在何种输入情况下,“与非”运算的结果是逻辑0( )。
    A.全部输入是0
    B.任一输入是0
    C.仅一输入是0
    D.全部输入是1
16.[单选题] N个触发器可以构成最大计数长度(进制数)为( )的计数器。
    A.n
    B.2N
    C.N的平方
    D.2的N次方
17.[单选题] 常用的BCD码有( )。
    A.奇偶校验码
    B.格雷码
    C.8421码
    D.汉明码
18.[单选题] 在下列触发器中,有约束条件的是( )。
    A.主从JK F/F
    B.主从D F/F
    C.同步RS F/F
    D.边沿D F/F
19.[单选题] 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
    A.1
    B.2
    C.4
    D.8
20.[单选题] 以下代码中为恒权码的为()。
    A.循环码
    B.5421BCD码
    C.余三码
    D.格雷码
21.[单选题] 对于如图所示波形;其反映的逻辑关系是__________________。<br><img id="ODbezjdTEMP20200529024503729.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODbezjdTEMP20200529024503729.png?Expires=1906094704&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=Eh%2BM8xTWLTUP%2BedGsZ2Q3ugGSIg%3D" />
    A.与关系
    B.异或关系
    C.同或关系
    D.无法判断
22.[单选题] 用8421码表示的十进制数65;可以写成( )。
    A.65
    B.BCD
    C.BCD
    D.2
23.[单选题] 一个4位移位寄存器可以构成最长计数器的长度是( )
    A.8
    B.12
    C.15
    D.16
24.[单选题] 下面哪种不是施密特触发器的应用: ( )
    A.脉冲鉴幅
    B.波形变换
    C.脉冲整形
    D.稳定频率脉冲输出
25.[单选题] 已知逻辑表达式
26.[单选题] TTL 集成电路 74LS138 是3/8线译码器,译码器为输出低电平有效,若输入为 A2 A1 A 0 =101 时,输出: 为( )。
    A.00100000
    B.11011111
    C.11110111
    D.00000100
27.[单选题] 在函数F=AB+CD的真值表中;F=1的状态有( )个。
    A.2
    B.4
    C.6
    D.7
28.[单选题] 图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为________________________
    A.0100100
    B.1100011
    C.1011011
    D.0011011***此处为域***
29.[单选题] 已知某电路的真值表如下,该电路的逻辑表达式为( )
30.[单选题] 对CMOS与非门电路;其多余输入端正确的处理方法是( )。
    A.通过大电阻接地(>1.5KΩ)
    B.悬空
    C.通过小电阻接地(<1KΩ)
    D.通过电阻接V CC
31.[单选题] 函数F=(A+B’)(C+D’)’的对偶式
    A.AB’ +CD’
    B.AB’ +(CD’)’
    C.AB’ +C’D
    D.AB’ +(C’D)’
32.[单选题] 不需要外加输入信号而自动产生矩形脉冲信号的是( )。
    A.施密特触发器
    B.单稳态触发器
    C.T触发器
    D.多谐振荡器
33.[单选题] 下列几种TTL电路中;输出端可实现线与功能的电路是( )。
    A.或非门
    B.与非门
    C.异或门
    D.OC门
34.[单选题] 寄存器要存放n位二进制数码时,需要( )个触发器。
    A.n
    B
    D.n/2
35.[单选题] 下图为555定时器组成的液位监控电路;当液面低于正常值时监控器发声报<br>警;
    A.1450Hz
    B.720 Hz
    C.711Hz
    D.1440 Hz
36.[单选题] 在同步计数器中;各触发器状态改变时刻( )
    A.相同
    B.不相同
    C.与触发器有关
    D.与电平相同
37.[单选题] 函数
38.[单选题] N个触发器可以构成最大计数长度(进制数)为( )的计数器。
    A.N
    B.2N
    C.N2
    D.2N
39.[单选题] 下列几种说法中与BCD码的性质不符的是( )
    A.一组四位二进制数组成的码只表示一位十进制数。
    B.BCD码是一种人为选定的0~9十个数字的代码。
    C.BCD码是一组四位二进制数;能表示十六以内的任何一个十进制数。
    D.BCD码有多种。
40.[单选题] 已知某触发器的时钟CP,异步置0端为RD,异步置1端为SD,控制输入端Vi和输出Q的波形如下图所示,根据波形可判断这个触发器是( )。
    A.上升沿D触发器
    B.下降沿D触发器
    C.下降沿T触发器
    D.上升沿T触发器
41.[单选题] 单稳态触发器可作( )
    A.产生正弦波
    B.延时
    C.构成D触发器
    D.构成JK触发器
42.[单选题] 一个5位二进制加法计数器;从00000状态开始;经过70个时钟脉冲后;计数器的状态为( )。
    A.00101
    B.00110
    C.00111
    D.01000
43.[单选题] 有一个左移移位寄存器;当预先置入1011后;其串行输入固定接0;在4个移位脉冲CP作用下;四位数据的移位过程是( )。
    A.1011--0110--1100--1000--0000
    B.1011--0101--0010--0001--0000
    C.1011--1100--1101--1110--1111
    D.1011--1010--1001--1000—0111
44.[单选题] 8421BCD码01101001.01110001转换为十进制数是:( )
    A.78.16
    B.24.25
    C.69.71
    D.54.56
45.[单选题] 用555定时器构成单稳态触发器;其输出脉宽为( )。
    A.0.7RC
    B.1.1RC
    C.1.4RC
    D.1.8RC
46.[单选题] 用555定时器构成单稳态触发器;其输出脉宽为( )
    A.0.7RC
    B.1.1RC
    C.1.4RC
    D.1.8RC
47.[单选题] 请判断以下哪个电路不是时序逻辑电路( )。
    A.计数器
    B.寄存器
    C.译码器
    D.触发器
48.[单选题] 设图中所有触发器的初始状态皆为0;找出图中触发器在时钟信号作用下;输出电压波形恒为0的是:( )图。
   
49.[单选题] 为实现“线与”逻辑功能;应选用( )。
    A.与非门
    B.与门
    C.集电极开路(OC)门
    D.三态门
50.[单选题] 表2所列真值表的逻辑功能所表示的逻辑器件是:( )_    A.译码器
    B.选择器
    C.优先编码器
    D.比较器
51.[单选题] 函数F(A;B;C)=AB+BC+AC的最小项表达式为:( )
    A.F(A;B;C)=∑m(0;2;4)
    B.F(A;B;C)=∑m(3;5;6;7)
    C.F(A;B;C)=∑m(0;2;3;4)
    D.F(A;B;C)=∑m(2;4;6;7)
52.[单选题] 某计数器的状态转换图如下,其计数的容量为( )
    B.五
    C.四
    D.三
53.[单选题] 欲对全班43个学生以二进制代码编码表示;最少需要二进制码的位数是( )。
    A.5
    B.6
    C.8
    D.43
54.[单选题] 用触发器设计一个24进制的计数器;至少需要( )个触发器。
    A.3
    B.4
    C.6
    D.5
55.[单选题] JK触发器要实现Q*=1时;J、K端的取值为( )。
    A.J=0;K=1
    B.J=0;K=0
    C.J=1;K=1
    D.J=1;K=0
56.[单选题] 用逻辑函数卡诺图化简中;四个相邻项可合并为一项;它能:( )
    A.消去1个表现形式不同的变量;保留相同变量
    B.消去2个表现形式不同的变量;保留相同变量
    C.消去3个表现形式不同的变量;保留相同变量
    D.消去4个表现形式不同的变量;保留相同变量
57.[单选题] 用卡诺图化简逻辑函数时;若每个方格群尽可能选大;则在化简后的最简表达式中( )。
    A.与项的个数少
    B.每个与项中含有的变量个数少
    C.化简结果具有唯一性
    D.每个与项中含有的变量个数多
58.[单选题] 一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。
    A.4:6
    B.1:10
    C.4:10
    D.2:4    东师答案联系Q:761296021 更多答案请进 ap5u.com
59.[单选题] 最简与或式的标准是:( )
    A.表达式中乘积项最多;且每个乘积项的变量个数最多
    B.表达式中乘积项最少;且每个乘积项的变量个数最多
    C.表达式中乘积项最少;且每个乘积项的变量个数最少
    D.表达式中乘积项最多;且每个乘积项的变量个数最多
60.[单选题] 十六路数据选择器的地址输入(选择控制)端有( )个。
    A.16
    B.2
    C.4
    D.8
61.[单选题] 为了把串行输入的数据转换为并行输出的数据;可以使用( )
    A.寄存器
    B.计数器
    C.移位寄存器
    D.存储器
62.[单选题] 已知真值表如表1所示;则其逻辑表达式为:( )
    A.A⊕B⊕C
    B.AB + BC
    C.AB + BC
    D.ABC(A+B+C)
63.[单选题] 指出下列各式中哪个是四变量A;B;C;D的最小项( )
    A.ABC
    B.A+B+C+D
    C.ABCD
    D.A+B+D
64.[单选题] 计算机键盘上有101个键;若用二进制代码进行编码;至少应为( )位。
    A.6
    B.7
    C.8
    D.51
65.[单选题] 下列器件中;属于时序部件的是________________________。
    A.计数器
    B.译码器
    C.加法器
    D.多路选择器
66.[单选题] 已知74LS138译码器的输入三个使能端( <img id="ODoamprTEMP20200529024512370.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODoamprTEMP20200529024512370.png?Expires=1906094712&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=OGLkLRIxLUYKemxGmVI9rUZnxl8%3D" /> )时;地址码A2A1A0=011;则输出 Y7 ~Y0是( ) 。
    A.11111101
    B.10111111
    C.11110111
    D.11111111
67.[单选题] 如图所示的电路,输出F的状态是( )<br><img id="ODqbmreTEMP20200529024512493.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODqbmreTEMP20200529024512493.png?Expires=1906094712&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=924aP6vx3pgPk0yRm6HGlF3UX0Y%3D" />
    A.A
    B.A
    C.1
    D.0
68.[单选题] L=AB+C 的对偶式为:( )
    A.A+BC
    B.( A+B )C
    C.A+B+C
    D.ABC
69.[单选题] 只能按地址读出信息;而不能写入信息的存储器为( )。
    A.RAM
    B.ROM
    C.PROM
    D.EPROM
70.[单选题] ( )电路在任何时刻只能一个输出端有效。
    A.二进制译码器
    B.二进制编码器
    C.七段显示译码器
    D.十进制计数器
71.[单选题] 设某函数的表达式F=A+B;若用四选一数据选择器来设计;则数据端D0D1D2D3的状态是( )。(设A为高位)
    A.0111
    B.1000
    C.1010
    D.0101
72.[单选题] 三输入、八输出译码器;对任一组输入值其有效输出个数为( )
    A.3个
    B.8个
    C.1个
    D.11个
73.[单选题] 下列电路中;不属于组合逻辑电路的是( )。
    A.译码器
    B.全加器
    C.寄存器
    D.编码器
74.[单选题] 图1所示电路的逻辑功能相当于( )<br><img id="ODfqhbvTEMP20200529024512713.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODfqhbvTEMP20200529024512713.png?Expires=1906094712&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=FyQpycvpZK5c1Es5o1ENAvlSySM%3D" />
    A.与非门
    B.或非门
    C.异或门
    D.同或门
75.[单选题] 个四位串行数据;输入四位移位寄存器;时钟脉冲频率为1kHz;经过( )可转换为4位并行数据输出。
    A.8ms
    B.4ms
    C.8μs
    D.4μs
76.[单选题] 将TTL与非门作非门处理;则多余输入端应作( )处理。
    A.全部接高电平
    B.部分接高电平;部分接地
    C.全部接地
    D.部分接地;部分悬空
77.[单选题] 图示电路为由555定时器构成的( )。<br><img id="ODutzjjTEMP20200529024514681.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODutzjjTEMP20200529024514681.png?Expires=1906094714&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=b0m%2BTf1CFVjhXZgG4N53hIwozug%3D" />
    A.施密特触发器
    B.多谐振荡器
    C.单稳态触发器
    D.T触发器
78.[单选题] 欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
    A.32
    B.10
    C.5
    D.6
79.[单选题] 如下图所示TTL门电路;当EN’ =0时;F的状态是( )。
    A.F=A’B
    B.F= AB’
    C.F=AB
    D.F=A’B’
80.[单选题] 已知74LS138译码器的输入三个使能端( <img id="ODypxbpTEMP20200529024514773.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODypxbpTEMP20200529024514773.png?Expires=1906094714&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=b/38N0dVkEj/s7HWZWVnDbarbLg%3D" /> )时;地址码A2A1A0=011;则输出Y7 ~Y0是:( )
    A.11111101
    B.10111111
    C.11110111
    D.11111111
81.[单选题] 比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是( )。
    A.F=AB
    B.<img id="ODbvbzaTEMP20200529024514991.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODbvbzaTEMP20200529024514991.png?Expires=1906094715&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=vcSiE4QvgoljGtfBsVlb7y4gDr0%3D" />
    C.<img id="ODilhxvTEMP20200529024515132.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODilhxvTEMP20200529024515132.png?Expires=1906094715&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=hVuTodnD1JiJ0Kh6hs7aXnICAHI%3D" />
    D.<img id="ODzwbrkTEMP20200529024515295.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODzwbrkTEMP20200529024515295.png?Expires=1906094715&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=8ryNVuLYTlqpRvsd%2Bq%2BMRQxM5o4%3D" />
82.[单选题] 对于钟控RS触发器;若要求其输出“0”状态不变;则输入的RS信号应为( )
    A.RS=X0
    B.RS=0X
    C.RS=X1
    D.RS=1X
83.[单选题] 以下式子中不正确的是( )
    A.1·A=A
    B.A+A=A
    C.(AB)’=A’B’
    D.1+A=1
84.[单选题] 已知逻辑函数 <img id="ODrmnlpTEMP20200529024515609.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODrmnlpTEMP20200529024515609.png?Expires=1906094715&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=0vCOZ7DcluW9az5moHbdy4hYXnU%3D" /> 与其相等的函数为( )。
    A.<img id="ODvuljnTEMP20200529024515767.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODvuljnTEMP20200529024515767.png?Expires=1906094715&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=Xr94hSsHYYlBidsy7oEqNzDovAs%3D" />
    B.<img id="ODcjxmqTEMP20200529024515934.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODcjxmqTEMP20200529024515934.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=knNuSEcuiZ%2BuoKwfurNAq4tvKuE%3D" />
    C.<img id="ODljaykTEMP20200529024516077.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODljaykTEMP20200529024516077.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=qHGpa1sANo6PGu9oxIaTNDn7AEI%3D" />
    D.<img id="ODknqxsTEMP20200529024516210.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODknqxsTEMP20200529024516210.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=0Gma6XR5sJkZ6ltz0VHVIi5F9jc%3D" />
85.[单选题] 为实现“线与”逻辑功能;应选用( )。
    A.集电极开路(OC)门
    B.与门
    C.与非门
    D.三态门
86.[单选题] 一个数据选择器的地址输入端有3个时;最多可以有( )个数据信号输出。
    A.4
    B.6
    C.8
    D.16
87.[单选题] 和逻辑式 <img id="ODzusxxTEMP20200529024516359.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODzusxxTEMP20200529024516359.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=QPwUrT1Dhydse/4UFAXRNAMPf1Y%3D" /> 相等的是( )。
    A.ABC
    B.1+BC
    C.A
    D.<img id="ODakksjTEMP20200529024516526.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODakksjTEMP20200529024516526.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=0D5hp65gmTUgTf3LPsdYI0JXWqM%3D" />
88.[单选题] 函数 <img id="ODjtfvjTEMP20200529024516834.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODjtfvjTEMP20200529024516834.png?Expires=1906094716&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=WlnzEZxckjc9BAT/%2B5xKABv/YQ0%3D" /> 的反函数 <img id="ODhypddTEMP20200529024517048.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODhypddTEMP20200529024517048.png?Expires=1906094717&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=BGUxR70SMkNjahGYHjva3CuNRck%3D" /> =( )
    A.<img id="ODmbbedTEMP20200529024517133.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODmbbedTEMP20200529024517133.png?Expires=1906094717&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=BVNKfYyg74T3g3WWw9CuJ1nzCdw%3D" />
    B.<img id="ODosxgxTEMP20200529024517285.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODosxgxTEMP20200529024517285.png?Expires=1906094717&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=LtiOgHakAGm7gl0OZ0iYfIywTR4%3D" />
    C.<img id="ODcceltTEMP20200529024517425.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODcceltTEMP20200529024517425.png?Expires=1906094717&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=T51GeLRDxJZTyMMY3tQNPl7Pvvk%3D" />
    D.<img id="ODsgdudTEMP20200529024517639.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODsgdudTEMP20200529024517639.png?Expires=1906094717&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=hpnrHmv/2k9fWtyMgVh3BYh/n/k%3D" />
89.[单选题] 某电路的输入波形 uI 和输出波形 uO 如图所示;则该电路为( )。<br><img id="ODqbaudTEMP20200529024520976.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODqbaudTEMP20200529024520976.png?Expires=1906094721&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=9A2BdJAy%2BJZ3i3bzD3KX1y0mY88%3D" />
    A.施密特触发器
    B.反相器
    C.单稳态触发器
    D.JK触发器
90.[单选题] 是8421BCD码的是( )。
    A.1010
    B.0101
    C.1100
    D.1101
91.[单选题] 下列门电路属于双极型的是()
    A.OC门
    B.PMOS
    C.NMOS
    D.CMOS
92.[多选题] 逻辑变量的取值1和0可以表示( )。
    A.开关的闭合、断开
    B.电位的高、低
    C.真与假
    D.电流的有、无
93.[多选题] 构成移位寄存器可以采用的触发器为( )。
    A.R-S型
    B.J-K型
    C.主从型
    D.同步型
94.[多选题] TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
    A.悬空
    B.通过电阻2.7kΩ接电源
    C.通过电阻2.7kΩ接地
    D.通过电阻510Ω接地
95.[多选题] 下列那种是描述时序电路逻辑功能的方法( )。
    A.逻辑方程组
    B.状态图
    C.电路图
    D.时序图
96.[多选题] 在下列逻辑电路中,属于组合逻辑电路的有( )。
    A.译码器
    B.编码器
    C.全加器
    D.寄存器
97.[多选题] 下列触发器中,克服了空翻现象的有( )。
    A.边沿D触发器
    B.主从RS触发器
    C.同步RS触发器
    D.主从JK触发器
98.[多选题] 下列哪一个是按照电路结构对触发器进行分类的( )。
    A.基本RS触发器
    B.T触发器
    C.同步触发器
    D.主从触发器
99.[多选题] CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
    A.微功耗
    B.高速度
    C.高抗干扰能力
    D.电源范围宽
100.[多选题] 555定时器可以组成()。
    A.多谐振荡器
    B.单稳态触发器
    C.施密特触发器
    D.JK触发器
101.[多选题] 逻辑函数的表示方法中具有唯一性的是( )。
    A.真值表
    B.表达式
    C.逻辑图
    D.卡诺图
102.[判断题] 74LS153为双4选1数据选择器。
    A.错误
    B.正确
103.[判断题] 4008为四位二进制超前进位全加器。
    A.错误
    B.正确
104.[判断题] 一般TTL门电路的输出端可以直接相连,实现线与。
    A.错误
    B.正确
105.[判断题] 八进制数(18)8比十进制数(18)10小。
    A.错误
    B.正确
106.[判断题] 采样定理的规定,是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。
    A.错误
    B.正确
107.[判断题] 74LS147为8-3线优先编码器。
    A.错误
    B.正确
108.[判断题] 数据分配器是一种单输入、多输出的组合逻辑电路,它将一路输入变为多路输出。
    A.错误
    B.正确
109.[判断题] 8421码1001比0001大。
    A.错误
    B.正确
110.[判断题] 卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。
    A.错误
    B.正确
111.[判断题] D码就是用字母B、C、D、表示的代码。
    A.错误
    B.正确
112.[判断题] 逻辑函数的简化对于提高电路的可靠性并没有什么作用,因此实际意义不大。
    A.错误
    B.正确
113.[判断题] 异或函数与同或函数在逻辑上互为反函数。
    A.错误
    B.正确
114.[判断题] 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
    A.错误
    B.正确
115.[判断题] 74LS139为4路数据分配器。
    A.错误
    B.正确
116.[判断题] 7的8421BCD码是0101。
    A.错误
    B.正确
117.[判断题] 电路结构和其触发方式与功能并没有必然的联系。
    A.错误
    B.正确
118.[判断题] 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
    A.错误
    B.正确
119.[判断题] 采用移位寄存器可以把并行数据转化成串行数据。
    A.错误
    B.正确
120.[判断题] 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
    A.错误
    B.正确
121.[判断题] 0FEH是我们数制中的十六进制。
    A.错误
    B.正确
122.[判断题] 四输入的TTL或非门;在逻辑电路中使用时;其中有1个输入端是多余的;应将多余端接电源 。
    A.对
    B.错
123.[判断题] 在TTL电路中通常规定高电平额定值为5V。
    A.对
    B.错
124.[判断题] 若两逻辑式相等;则它们对应的对偶式也相等。
    A.对
    B.错
125.[判断题] D/A转换器的位数越多;能够分辨的最小输出电压变化量就越小
    A.对
    B.错
126.[判断题] 一个存在无效状态的同步时序电路是否具有自启动功能;取决于确定激励函数时对无效状态的处理。
    A.对
    B.错
127.[判断题] 在时间和幅度上都断续变化的信号是数字信号;语音信号不是数字信号。
    A.对
    B.错
128.[判断题] 下图TTL电路逻辑表达式F=A。 ( )<br><img id="ODlwpqmTEMP20200529030304909.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODlwpqmTEMP20200529030304909.png?Expires=1906095785&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=yO924Tvl8tAKkCKFOS35zdfAmpk%3D" />
    A.对
    B.错
129.[判断题] 在数字电路中;逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。
    A.对
    B.错
130.[判断题] 当选用共阳极LED数码管时;应配置输出高电平有效的七段显示译码器。
    A.对
    B.错
131.[判断题] 在逻辑代数中;不管是变量还是函数;它们只有0和1两个取值;且表示数量的大小。
    A.对
    B.错
132.[判断题] Mealy型时序电路的输出只与当前的外部输入有关。
    A.对
    B.错
133.[判断题] 移位寄存器 74LS194 可串行输入并行输出;但不能串行输入串行输出。
    A.对
    B.错
134.[判断题] 数字电路中最基本的运算电路是加法器。
    A.对
    B.错
135.[判断题] 石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
    A.对
    B.错
136.[判断题] 寄存器属于组合逻辑电路。
    A.对
    B.错
137.[判断题] 八输入TTL“或非门”集成电路74LS28;电源电压端接3~15V;使用时;将多余的输入端接工作电源。
    A.对
    B.错
138.[判断题] 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰 ( )
    A.对
    B.错
139.[判断题] 关门电平UOFF是允许的最大输入高电平。
    A.对
    B.错
140.[判断题] 时序逻辑电路的特点:电路的输出状态不仅取决于当时的输入信号; 且与电路原来的状态有关 ( )
    A.对
    B.错
141.[判断题] 要实现图中各TTL门电路输出端所示的逻辑关系,图中给出正确接法 ( )<br><img id="ODbvewhTEMP20200529030305253.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODbvewhTEMP20200529030305253.png?Expires=1906095785&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=l/nGXFQuJ29oKZINjq%2B%2BhNffi48%3D" />
    A.对
    B.错
142.[判断题] 与 CMOS 电路相比; TTL 电路的主要优点是速度快。
    A.对
    B.错
143.[判断题] 若逻辑方程AB=AC成立;则B=C成立。
    A.对
    B.错
144.[判断题] CMOS 电路和 TTL 电路在使用时;不用的管脚可悬空 ( )
    A.对
    B.错
145.[判断题] 方波的占空比为0.5。
    A.对
    B.错
146.[判断题] 约束项就是逻辑函数中不允许出现的变量取值组合;用卡诺图化简时;可将束项当作1;也可当作 0。
    A.对
    B.错
147.[判断题] 逻辑函数的化简是为了使表达式简化而与硬件电路无关。
    A.对
    B.错
148.[判断题] “0”的补码只有一种形式。
    A.对
    B.错
149.[判断题] 钟控RS触发器是脉冲触发方式。
    A.对
    B.错
150.[判断题] TTL与非门的扇出系数(即带同类门的个数)仅决定于其带灌电流负载的能力。
    A.对
    B.错
151.[判断题] OC与非门的输出端可以并联运行;实现“线与”关系;即L=L1+L2 ( )
    A.对
    B.错
152.[判断题] 计数模为2n的扭环计数器所需的触发器为n个。
    A.对
    B.错
153.[判断题] 计数器除了能对输入脉冲进行计数;还能作为分频器用。
    A.对
    B.错
154.[判断题] 随机存储器(RAM)的存储内存能随时从指定地址写入或读出;但一旦断电;所有存储数据立即丢失。 ( )
    A.对
    B.错
155.[判断题] 三极管饱和越深;关断时间越短。
    A.对
    B.错
156.[判断题] D/A转换器的建立时间等于数字信号由全零变全1或由全1变全0所需要的时间。
    A.对
    B.错
157.[判断题] 在数字电路中;高电平和低电平指的是一定的电压范围;而不是一个固定不变的数值。
    A.对
    B.错
158.[判断题] 异步计数器中各触发器的CP脉冲源是一样的。
    A.对
    B.错
159.[判断题] 与逐次逼近型ADC比较;双积分型ADC的转换速度快。
    A.对
    B.错
160.[判断题] 图示电路为TTL电路,可实现 <img id="ODfqyyeTEMP20200529030305417.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODfqyyeTEMP20200529030305417.png?Expires=1906095785&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ymSm4xr6TNMRpF4tKZfxGUd/pDE%3D" /> 的功能。<br><img id="ODefyltTEMP20200529030305699.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODefyltTEMP20200529030305699.png?Expires=1906095785&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=SZZ04oOSj%2BMuk70c/VcJ37D5AZs%3D" />
    A.对
    B.错
161.[判断题] 在二进制与十六进制的转换中;有下列关系:(1001110111110001)B=(9DF1)
    A.对
    B.错
162.[判断题] TTL或非门多余输入端可以接高电平。
    A.对
    B.错
163.[判断题] PLA的与阵列和或阵列均可编程。
    A.对
    B.错
164.[判断题] 译码器、计数器、全加器、寄存器都是组合逻辑电路。
    A.对
    B.错
165.[判断题] 四输入的TTL与非门;在逻辑电路中使用时;其中有2个输入端是多余的;应将多余端接地。
    A.对
    B.错
166.[判断题] 8421码和8421BCD码都是四位二进制代码。
    A.对
    B.错
167.[判断题] 要改变触发器的状态;必须有CP脉冲的配合。
    A.对
    B.错
168.[判断题] 时序电路不含有记忆功能的器件。
    A.对
    B.错
169.[判断题] 因为逻辑表达式A+B+AB=A+B成立;所以AB=0成立。
    A.对
    B.错
170.[判断题] 三态门的输出端可以并接;但三态门的控制端所加的控制信号电平只能使其中一个门处于工作状态;而其它所有的输出端相并联的三态门均处于高阻状态。
    A.对
    B.错
171.[判断题] N进制计数器可以实现N分频。
    A.对
    B.错
172.[判断题] 时钟触发器仅当有时钟脉冲作用时;输入信号才能对触发器的状态产生影响。
    A.对
    B.错
173.[判断题] 卡诺图中;两个相邻的最小项至少有一个变量互反。
    A.对
    B.错
174.[判断题] JK触发器只有J、K端同时为1;则一定引起状态翻转。
    A.对
    B.错
175.[判断题] 利用反馈归零法获得N进制计数器时;若为异步置零方式; SN只是短暂的过渡状态;不能稳定而是立刻变为0状态。
    A.对
    B.错
176.[判断题] 八路数据分配器的地址输入(选择控制)端有8个。
    A.对
    B.错
177.[判断题] TTL与非门输出端不能并联使用。
    A.对
    B.错
178.[判断题] 555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
    A.对
    B.错
179.[判断题] AB +A’C+BC = AB +A’C
    A.对
    B.错
180.[判断题] 移位寄存器不仅能寄存数码;还有移位的功能
    A.对
    B.错
181.[判断题] 单稳触发器和施密特触发器是常用的脉冲信号整形电路。
    A.对
    B.错
182.[判断题] 寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。
    A.对
    B.错
183.[判断题] 逻辑变量的取值;1比0大。
    A.对
    B.错
184.[判断题] .AB+CD=(A+B)(B+C)(C+D)(D+A)。
    A.对
    B.错
185.[填空题] 由n位寄存器组成的扭环型移位寄存器可以构成##进制计数器。
186.[填空题] 若用1表示低电平;0表示高电平;则是##逻辑。
187.[填空题] 在A/D转换时;将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称##。
188.[填空题] 8421BCD码的1000相当于十进制的数值##。
189.[填空题] 25的8421码是##、余3码是##。
190.[填空题] D/A转换器位数越多;其分辨率越##
191.[填空题] 逻辑函数的表达形式主要有##、##、##。
192.[填空题] 仓库门上装了两把暗锁;A.B两位保管员各管一把锁的钥匙;必须二人同时开锁才能进库。这种逻辑关系为##。
193.[填空题] 若一个存储器的存储单元的地址线数为10;位线数为32;则此存储器的存储为##位。(字数用K表示)
194.[填空题] 5个变量可构成##个最小项;全体最小项之和为##。
195.[填空题] 某台计算机的内存储器设置有32位的地址线;16位并行数据输入/输出端;它的最大存储量是##。
196.[填空题] 根据D/A转换器分辨率计算方法;4位D/A转换器的分辨率为##。
197.[填空题] 全加器是指能实现两个加数和##三数相加的算术运算逻辑电路。
198.[填空题] JK触发器的特性方程为##。
199.[填空题] 三极管作为开关元件工作于##和##两种状态。
200.[填空题] 将8k×4位的RAM扩展为64k×8位的RAM;需用##片8k×4位的RAM;同时还需用一片##译码器。
201.[填空题] 已知逻辑函数F(A; B; C; D)=A+B(C+D);则该函数的反函数是##;对偶函数是##。
202.[填空题] CPLD的含义是##。
203.[填空题] 将2004个“1”异或起来得到的结果是##。
204.[填空题] 逻辑函数的描述方法有##、##、##、##、##等。
205.[填空题] 要构成5进制计数器;至少需要##个触发器;其无效状态有##个。
206.[填空题] 从结构上看;时序逻辑电路的基本单元是##。
207.[填空题] 逻辑函数的反演规则指出;对于任意一个函数F;如果将式中所有的##互换;##互换;##互换;就得到F的反函数?F。
208.[填空题] 1个变量可构成##个最小项;每种变量的取值可使##个最小项的值为1。
209.[填空题] 一般ADC的转换过程由##、##、##和##4个完成。
210.[填空题] 由555定时器构成的三种电路中;##和##是脉冲的整形电路。
211.[填空题] 为使采样输出信号不失真地代表输入模拟信号;采样频率fs和输入模拟信号的最高频率 fimax的关系是##。
212.[填空题] 时序逻辑电路的输出不仅与##有关;而且与##有关。
213.[填空题] 逻辑代数的三种基本运算规则##、##、##。
214.[填空题] (406)10=##8421BCD
215.[填空题] 一个4选1的数据选择器;应具有##个地址输入端##个数据输入端。
216.[填空题] 二极管的单向导电性是外加正向电压时##;外加 反向电压时##。
217.[填空题] DAC的转换精度包括##和##。
218.[填空题] 格雷码特点是任意两个相邻的代码中有##位二进制数位不同。
219.[填空题] 计算机中采用的进位计数制是##进制;用它表示任意两位十进制数需要##位。
220.[填空题] 输出n位代码的二进制编码器;一般有##个输入信号端。
221.[填空题] 逻辑代数中的摩根定理(反演律)##、##。
222.[填空题] 集电极开路门的英文缩写为##门;工作时必须外加##和##。
223.[填空题] A/D转换的一般步骤为:取样;保持;##;编码。
224.[填空题] 一个2线-4线译码器;其输入端的数目与输出端数目相比较;后者较##。
225.[填空题] 三态门电路的输出有##、##和##3种状态。
226.[填空题] 一位数值比较器的逻辑功能是对输入的##__数据进行比较;它有##、##、##三个输出端。
227.[填空题] 逻辑函数的化简方法有##和##。
228.[填空题] 在逻辑电路中;三极管通常工作在##和##状态。
229.[填空题] 242. 构造一个模6计数器至少需要##个触发器;包含##个有效状态。
230.[填空题] 存储器EPROM2764芯片的存储容量是 8KB;有##根数据线和##根地址线。
231.[填空题] 在施密特触发器和多谐振荡器中;哪个##用来变换波形。
232.[填空题] 下图为采用共阴极数码管的译码显示电路;若显示码数是2;译码器输出<br>端应为##<img id="ODlxhruTEMP20200702100920530.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODlxhruTEMP20200702100920530.png?Expires=1909015760&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=/a%2B5OK0mpdnsBwut6%2BAsUTQQE5k%3D" />
233.[填空题] 下图的逻辑表达式为##<img id="ODkcjecTEMP20200702100921020.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODkcjecTEMP20200702100921020.png?Expires=1909015761&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=MlSzlWTmRJyWhSyhYC9Y4xXLP2o%3D" />
234.[填空题] 下图为555定时器组成的液位监控电路;当液面低于正常值时监控器发声报警; Vcc=12V;R1=1KΩ;R2=100KΩ;C1=C2=0.01μF, C3=5μF则扬声器发声的频率为##
235.[填空题] 当A=1;B=1;C=0时; <img id="ODtkegxTEMP20200702100921310.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODtkegxTEMP20200702100921310.png?Expires=1909015761&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=VtgN3XfKBLw3nStU0MUg8%2BKsXp0%3D" /> ##; <img id="ODovgtmTEMP20200702100921588.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODovgtmTEMP20200702100921588.png?Expires=1909015761&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=howqCsySBqLHfCoVyOYPOFt1ZHE%3D" />##。
236.[填空题] 已知74LS161是十六进制计数器;其功能如表;则图示电路的功能为##<img id="ODbrgrlTEMP20200702100923050.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODbrgrlTEMP20200702100923050.png?Expires=1909015763&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=m70Zrxg8SmQmjW8cSO/1PFcWXZ8%3D" />
237.[填空题] JK触发器特征方程为 ##
238.[填空题] 用555定时器构成的多谐振荡器;若充放电回路中有电阻、电容;则该多谐<br>振荡器形成的脉冲周期T <img id="ODvlrwwTEMP20200702100923881.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODvlrwwTEMP20200702100923881.png?Expires=1909015763&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=yduLjulRfPiWxG8af7cOE/QC%2Byw%3D" />##
239.[填空题] 欲将一个正弦波电压信号转变为同频率的矩形波;可以采用##电路。
240.[填空题] 根据下图所示输入与输出的波形;可判断此电路为555定时器构成的##电路;该电路tw≈##。<br><img id="ODmqzyeTEMP20200702100924039.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODmqzyeTEMP20200702100924039.png?Expires=1909015764&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=g/fkP1i9LUZZOV1Dm0IRaCJ0T7g%3D" />
241.[填空题] 若存储器的容量为512K×8位;则地址代码应取##位。
242.[填空题] 在图示由TTL门构成的实验电路中;当操作出现问题时;便将各连线电位<br>测出并记在图中;电路中出现问题的地方是##。<br><img id="ODqfglbTEMP20200702100924201.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODqfglbTEMP20200702100924201.png?Expires=1909015764&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=5UwvTtEd/an60mCietEledUah/o%3D" />
243.[填空题] 已知图中的电路都是由TTL门电路构成的。##电路是正确的。<br><img id="ODifnnsTEMP20200702100924393.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODifnnsTEMP20200702100924393.png?Expires=1909015764&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=SkQdChkzSl%2BwCVWS/Z3E5mn6z%2B4%3D" />
244.[填空题] 试写出图示逻辑电路的输出表达式。<br>当C=1时;P=##;<br>当C=0时;P=##;<br><img id="ODuezmjTEMP20200702100924508.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODuezmjTEMP20200702100924508.png?Expires=1909015764&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=J48XYKrJ1ozm42CVm1jPu67sV8A%3D" />
245.[填空题] (2010)D =B =##H =H = ##8421BCD
246.[填空题] JK触发器当J=K=##时;触发器 <img id="ODeliffTEMP20200702100924813.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODeliffTEMP20200702100924813.png?Expires=1909015765&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=yxeYCwmsr7nUwJ23XT%2B3iRu3cjA%3D" />
247.[填空题] 图2所示电路中;74161为同步4位二进制加计数器; <img id="ODsimdmTEMP20200702100925027.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODsimdmTEMP20200702100925027.png?Expires=1909015765&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=LlXQ3bgVlNPuMvrFsL5TqRRtM0A%3D" /> 为异步清零 端;则该电路为##制计数器。<br><img id="ODwjwyhTEMP20200702100925175.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODwjwyhTEMP20200702100925175.png?Expires=1909015765&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=NJmU6feQARErdp0DEShw3R9mDHI%3D" />
248.[填空题] 与非门构成的基本RS 锁存器的特征方程是## ;约束条件是##。
249.[填空题] 图示电路的逻辑表达式<br><img id="ODbpcteTEMP20200702100925499.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0702/ODbpcteTEMP20200702100925499.png?Expires=1909015765&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=B9vDp8/FUlV8hJ4/5dly927KFlg%3D" /> <br>F1=F1=##=F2=##<br>F3=F3= ##F4=F4=##
250.[问答题] 试用同步十进制计数器74LS160的清零端接成二十九进制计数器。<br> <img id="ODfyrbsTEMP20200529031652597.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODfyrbsTEMP20200529031652597.png?Expires=1906096612&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=8rBveaNdxX56fgW6/RoJWnXG/JY%3D" />
251.[问答题] 试用3线-8线译码器74LS138和与非门设计实现下列函数的逻辑电路。<br>74LS138译码器功能表如下表<br> <img id="ODqbtnhTEMP20200529031653157.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODqbtnhTEMP20200529031653157.png?Expires=1906096613&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=YWo8UmgdZE%2Bb47yi490oSdqaREE%3D" />
252.[问答题] 用74LS161设计一个10进制计数器。 (1)同步预置法,已知S0=0001。(2)异步清零法。
253.[问答题] 分析用图(a)、(b)集成十进制同步可逆计数器CT74LS192组成的计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效), <img id="ODidycdTEMP20200529031653796.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODidycdTEMP20200529031653796.png?Expires=1906096613&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=lALXCv/b20iCX%2BhBP3B82/xzIcY%3D" /> 为异步置数控制端(低电平有效),CPU、CPD为加、减计数脉冲输入端(不用端接高电平), <img id="ODlfwohTEMP20200529031653977.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODlfwohTEMP20200529031653977.png?Expires=1906096614&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ZmBmyA6RqSOTSteyBn%2BlfIKswLI%3D" /> 和 <img id="ODapfavTEMP20200529031654133.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODapfavTEMP20200529031654133.png?Expires=1906096614&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=BXPowN0Ped9DeVHctMvLgl551/A%3D" /> 分别为进位 和借位输出端。<br><img id="ODdfmfvTEMP20200529031654298.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODdfmfvTEMP20200529031654298.png?Expires=1906096614&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=UV/wzQbPKzoXzRSKh8OIWj8A7cc%3D" />
254.[问答题] 分析下面电路的逻辑功。能要求写出驱动方程、状态方程、填写状态转换表、画状态转换图、功能总结<br> <img id="ODotysdTEMP20200529031655249.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODotysdTEMP20200529031655249.png?Expires=1906096615&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=iyG/CXQxjsb6wynzRO3v4neh8XI%3D" />
255.[问答题] 试分析图示电路,並画出输入三角波电压(0~VCC)作用下输出电压波形和电压传输特性。 <br> <img id="ODruybkTEMP20200529031655970.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODruybkTEMP20200529031655970.png?Expires=1906096616&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=GjpP4iyi0vrJQmVkTGW5FmhD5i4%3D" />
256.[问答题] 用两个十六进制74161计数器设计一个完整的19进制计数器。
257.[问答题] 分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。<br> <img id="ODihedyTEMP20200529031656492.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODihedyTEMP20200529031656492.png?Expires=1906096616&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=paJEcxma%2BODBqfH5FJt1ts//ju4%3D" />
258.[问答题] 试用4选1数据选择器产生逻辑函数(设A1=A, A0=B)Y=A’BC’+AC+B’C<br> <img id="ODzjjqfTEMP20200529031657044.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODzjjqfTEMP20200529031657044.png?Expires=1906096617&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ayBIPNIPpwKfiDx/LZyFJebw27A%3D" />
259.[问答题] 采用J-K触发器组成电路,得到如图所示的输出波形:<br>(1)试问需要几个触发器;<br>(2)设计该电路(要求步骤完整);<br>(3)检验该电路能否自启动。<br> <img id="ODoipoyTEMP20200529031657320.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODoipoyTEMP20200529031657320.png?Expires=1906096617&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=QIucwGTaCs7vt8MEmj9DUV8bNb8%3D" />
260.[问答题] 试用3线—8线译码器74LS138和门电路实现下列函数。
261.[问答题] 写出图中所示组合电路输出函数F的表达式,列出真值表,分析逻辑功能。<br> <img id="ODopkriTEMP20200529031658361.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODopkriTEMP20200529031658361.png?Expires=1906096618&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=BE4dLUBlwRIcTIQubRyDIBm94cg%3D" />
262.[问答题] 已知下图的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:<br>(1) 写出驱动方程、状态方程、输出方程。<br>(2) 画出状态转换图,指出是几进制计数器。<br>(3) 说明该计数器能否自启动。<br> <img id="ODekbryTEMP20200529031658684.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODekbryTEMP20200529031658684.png?Expires=1906096618&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ZDH45p/HZMxT7ZwY42D9eWi8%2BVc%3D" />
263.[问答题] 用74LS161 四位二进制同步加法计数器分别采用反馈清零法和反馈置数法组成一个同步十二进制计数器。<br> <img id="ODbvubjTEMP20200529031659014.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODbvubjTEMP20200529031659014.png?Expires=1906096619&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=zB9BH8GiRDBLasRcn7FPBuONkME%3D" />
264.[问答题] 某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。
265.[问答题] 图示电路是由十六进制74161计数器和八选一数据选择器组成的序列信号发生器,试填写真值表,写出输出序列信号.<br> <img id="ODfsectTEMP20200529031701261.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODfsectTEMP20200529031701261.png?Expires=1906096621&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=Cy6yAfWjaevGRBE/Zrkkj/oJt6w%3D" />
266.[问答题] 试分析图3所示的组合逻辑电路。 <br>1). 写出输出逻辑表达式; <br>2). 化为最简与或式;<br>3). 列出真值表;<br>4). 说明逻辑功能。<br> <img id="ODgexncTEMP20200529031701914.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODgexncTEMP20200529031701914.png?Expires=1906096622&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=Te94hgB3VSA0HKWdHaHy4NJMUIA%3D" />
267.[问答题] 试分析图所示的计数器在M = 1和M = 0时各为几进制。同步十进制加法计数器74160的功能表如表1所示。<br> <img id="ODskpocTEMP20200529031702313.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODskpocTEMP20200529031702313.png?Expires=1906096622&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ZRD9E%2B8l5/5OcrYgiPBVDwCVmlE%3D" />
268.[问答题] 试分析图所示的计数器在M = 1和M = 0时各为几进制。同步十进制加法计数器74160的功能表如表1所示。<br> <img id="ODqvpceTEMP20200529031702776.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODqvpceTEMP20200529031702776.png?Expires=1906096622&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=4Qv4roqO1Xc8ESHTC%2BS4n6F%2ByOc%3D" />
269.[问答题] 试分析在C1、C2的不同组合下电路都具备何种逻辑功能?已知C1、C2是使能端。<br> <img id="ODdmbqgTEMP20200529031703574.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODdmbqgTEMP20200529031703574.png?Expires=1906096623&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=7pA4o06Is0vt6rO3mWb99eApQbg%3D" />
270.[问答题] 试用4位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的4位二进制数相加,而M=1时它将两个输入的4位二进制数相减。允许附加必要的门电路。<br> <img id="ODnanffTEMP20200529031704090.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODnanffTEMP20200529031704090.png?Expires=1906096624&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=M%2BTMEms/ID6twi7MGbHjf8YUACo%3D" />
271.[问答题] 已知JK触发器和D触发器的初始状态均为0态,请画出Q1和Q2的波形。<br><img id="ODscgbtTEMP20200707044603803.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODscgbtTEMP20200707044603803.png?Expires=1909471564&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=3ZqtS2/JNOhFX58Z/NRqAnIWF9g%3D" />
272.[问答题] 已知555定时器组成的施密特触发器如图所示, 如果已知其输入电压uI 的波形,试画出其输出电压uO 的波形。<br><img id="ODhqxabTEMP20200707044604290.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODhqxabTEMP20200707044604290.png?Expires=1909471564&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=6gK9DAPSyBVCOmu7/d15HtnLELw%3D" /> <img id="ODnxqwyTEMP20200707044604551.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODnxqwyTEMP20200707044604551.png?Expires=1909471564&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=rjAKkPJx7VKJR3dgve3Hmd8NGYI%3D" />
273.[问答题] 已知VREF= -10V,试画出下面电路的输出波形,计算并标出对应各输入CP脉冲的不同VO幅值。(至少画出电路的一个循环周期)<br><img id="ODobprzTEMP20200707044605264.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODobprzTEMP20200707044605264.png?Expires=1909471565&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=4hT9OeaO7CLHds7TBA%2Bqk3mGH4g%3D" /> <br><img id="ODrjbwuTEMP20200707044605466.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODrjbwuTEMP20200707044605466.png?Expires=1909471565&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=2v3DssN49EBJxUhrVF8n%2BWsKBtc%3D" />
274.[问答题] D触发器各输入端的波形如图所示,试画出Q端对应的电压波形。<br><img id="ODidbfrTEMP20200707044605814.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODidbfrTEMP20200707044605814.png?Expires=1909471565&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=IrfsughWiFwHzGhc1QCZAzRC8mM%3D" />
275.[问答题] 边沿JK触发器组成图(1) 所示电路,图(2)为输入波形,画出 <img id="ODpanhhTEMP20200707044606187.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODpanhhTEMP20200707044606187.png?Expires=1909471566&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=ssKJH6fLQvAX%2Bg2%2BDm5z88eSbmw%3D" /> 、 <img id="ODbsfatTEMP20200707044606304.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODbsfatTEMP20200707044606304.png?Expires=1909471566&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=%2BaNP13A75TfEUXiPHfg/qg62luM%3D" /> 及Z端波形。要求步骤完整。(设 <img id="ODpijjaTEMP20200707044606534.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODpijjaTEMP20200707044606534.png?Expires=1909471566&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=rjpgBP7qp3mGWJRrjg7gnlVrDsA%3D" /> 、 <img id="ODbxypsTEMP20200707044606676.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODbxypsTEMP20200707044606676.png?Expires=1909471566&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=lDDylUV/Ydc%2BzdoxQtyQXGKOq4o%3D" /> 初值为00)<br><img id="ODjykjcTEMP20200707044606840.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODjykjcTEMP20200707044606840.png?Expires=1909471566&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=JRGK4LyRYCnWGo1z5Ar%2BkibA1h0%3D" />
276.[问答题] 图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 <br><img id="ODhtorlTEMP20200707044607225.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODhtorlTEMP20200707044607225.png?Expires=1909471567&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=K0hEy4CrWtlWbHaDG51LkOYK1SM%3D" />
277.[问答题] 图示电路是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。 <br><img id="ODpenijTEMP20200707044607585.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODpenijTEMP20200707044607585.png?Expires=1909471567&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=fVNi2GwAnWpiO25dPTMPCBtbx2E%3D" />
278.[问答题] 电路和输入波形如图 (a)(b)所示,画出Q1、Q2、Z的输出波形。 <br><img id="ODqsbilTEMP20200707044608043.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0707/ODqsbilTEMP20200707044608043.png?Expires=1909471568&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=nVza6mUDRYKj5v%2BIBXKL4wq3TBc%3D" />
279.[问答题] 已知电路及CP、A的波形如图(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。
280.[问答题] 画出图示各触发器输出端Q的波形,输入端的波形如图中所示,触发器的初始状态均为Q=0。
281.[问答题] 综合分析图示电路,RAM的16个地址单元中的数据在表中列出。要求: <br>(1)说明555定时器构成什么电路? <br>(2)说明74LS160构成多少进制计数器?<br>(3)说明RAM在此处于什么工作状态,起什么作用?<br>(4)写出D\A转换器CB7520的输出表达式(UO与d9~d0之间的关系);<br>(5)画出输出电压Uo的波形图(要求画一个完整的循环)。
282.[问答题] 维持阻塞结构D触发器各输入端的波形如图,试画出Q、Q’端对应的电压波形。
283.[问答题] 主从型JK除法触发器各输入端的波形如图所示,试画出Q端对应的电压波形。
284.[问答题] 维持阻塞结构D触发器各输入端的波形如图所示,试画出Q端对应的电压波形。
285.[问答题] Y=(AB+C)(A+B+C)+B
286.[问答题] F(ABCD)=∑(0;1;5;7;8;11;14)+ ∑d(3;9;15)
287.[问答题] F=A’C’+A’B’+BC+A’C’D’
288.[问答题] 用两片74LS160组成的计数器如下计数模值是多少?级间采用了哪种联接方式;<br>(2)、若该电路作分频器使用,则 (II) 片的Q2端的输出脉冲和CP脉冲的分频比是多少?
289.[问答题] Y=(A+DB)(AB+A’B’)’+AB
290.[问答题] (约束条件)
291.[问答题] L=AC+B’C+BD’+A(B+C’)+A’CD’+AB’DE
292.[问答题] 两片555定时器组成的电路如图所示。<br>在图示元件参数条件下,估算vO1和vO2端的振荡周期T各为多少?<br>定性画出vO1,vO2的波形,说明电路具备何种功能?<br>若在555芯片的控制输入(5号)端改接+4V的VR,对电路的参量有何影响?<br> <img id="ODyzqicTEMP20200529030236646.png" src="http://itembankcdn.open.com.cn/zyglpt/OD/TEMP/2020/0529/ODyzqicTEMP20200529030236646.png?Expires=1906095756&OSSAccessKeyId=gbI8DRLk7JJhLbEw&Signature=YSn%2Bbe1uBam495mncIoGcd857ms%3D" />
293.[问答题] Y=∑(1;2;3;4;5;7;9;15)
294.[问答题] Y=(A+B)(A+B+C)(A’+C)(B+C+D)
295.[问答题] Y=(A+C+D)’+A’B’CD’+AB’C’D给定约束条件为AB’CD’+AB’CD+ABC’D’+ABC’D+ABCD’+ABCD=0
无忧答案网附件是答案,核对题目下载
页: [1]
查看完整版本: 《数字电子技术》吉大20秋考前辅导答案满分