重庆大学网院计算机组成原理第123次作业答案参考
第1次作业附件就是答案,需要的可以下载一、单项选择题(本大题共50分,共 25 小题,每小题 2 分)
1. 一张CD-ROM光盘的存储容量可达( )MB。 A. 400 B. 600 C. 200 D. 400
2. 若某数的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法为:( )。 A. 原码 B. 补码 C. 反码 D. 移码
3. CPU从主存取出一条指令并执行该指令的时间叫做( ) A. 机器周期 B. 指令周期 C. 时钟周期 D. 总线周期
4. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是:( )。 A. 11001011 B. 11010110 C. 11000001 D. 11111001
5. 完整的计算机系统应包括( ). A. 运算器、存储器、控制器 B. 外部设备和主机 C. 主机和实用程序 D. 配套的硬件设备和软件系统
6. 同步控制是( ). A. 只适用于CPU控制的方式 B. 只适用于外围设备控制的方式 C. 由统一时序信号控制的方式 D. 所有指令控制时间都相同的方式
7. 在小型或微型计算机里,普遍采用的字符编码是( )。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码
8. 长度相同但格式不同的两种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为:( )。 A. 两者可表示的数的范围和精度相同 B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大且精度高 D. 前者可表示的数的范围大且精度高
9. 程序控制类指令的功能是: ( ) 。 A. 进行算术运算和逻辑运算 B. 进行主存与CPU之间的数据传送 C. 进行CPU和I/O设备之间的数据传送 D. 改变程序执行的顺序
10. 某SRAM存储器芯片的存储容量为8K×12位,则它的地址线为( )。 A. 11 B. 12 C. 13 D. 14
11. 软磁盘、硬磁盘、磁带机、光盘属于( )设备 A. 远程通信 B. 外存储器 C. 内存储器 D. 人机界面的I/O
12. 试题内容:设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为( ). A. EA=(X)+D B. EA=(X)+(D) C. EA=((X)+D) D. EA=((X)+(D))
13. 目前我们所说的个人台式商用机属于( ). A. 巨型机 B. 中型机 C. 小型机 D. 微型机
14. 在CPU中跟踪指令后继地址的寄存器是( )。 A. 主存地址寄存器 B. 程序计数器 C. 指令寄存器 D. 状态条件寄存器
15. 没有外存贮器的计算机监控程序可以存放在( ) A. RAM B. ROM C. RAM和ROM D. CPU
16. 采用虚拟存储器的主要目的是( )。 A. 提高主存储器的存取速度 B. 扩大存储器空间,并能进行自动管理; C. 提高外存储器的存取速度 D. 扩大外存储器的存储空间
17. 在主存和CPU之间增加CACHE存储器的目的是( )。 A. 增加内存容量 B. 提高内存可靠性 C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度
18. 磁盘驱动器向盘片磁层记录时采用( )方式写入. A. 并行 B. 串行 C. 并—串行 D. 串—并行
19. x=+0.1011, y=+0.0110,则用补码运算补=( ) A. 0.0101 B. 0.0001 C. 1.1011 D. 1.1111
20. 动态RAM利用( )。 A. 电容存储信息 B. 触发器存储信息 C. 门电路存储信息 D. 寄存器存储信息
21. 下列有关运算器的描述中,( )是正确的。 A. 只做算术运算,不做逻辑运算 B. 只做加法 C. 能暂时存放运算结果 D. 既做算术运算,又做逻辑运算
22. 多路开关是一种用来从n个数据源中选择( )数据送到一公共目的地的器件。 A. 一个以上 B. 一个 C. n个 D. n个以上
23. 采用DMA方式传送数据时,每传送一个数据要占用( )的时间。 A. 一个指令周期 B. 一个机器周期 C. 一个时钟周期 D. 一个存储周期
24. 美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的( )显示模式. A. AVGA B. SVGA C. VESA D. EGA
25. 邮局把信件进行自动分拣,使用的计算机技术是( ) A. 机器翻译 B. 自然语言理解 C. 机器证明 D. 模式识别
二、填空题(本大题共20分,共 4 小题,每小题 5 分)
1. 外围设备的编址方法有两种: ______ 和 ______ 。
2. Cache与主存的地址映射方式有三种: ______ 、 ______ 和 ______ 。
3. 运算器的两个主要功能是:A. ______ ,B. ______ 。
4. 一个完整的指令系统应满足四个方面的要求,它们是 ______ ; ______ ; ______ 和 ______ 。
三、简答题(本大题共30分,共 3 小题,每小题 10 分)
1. 简述冯•诺伊曼计算机体系的主要特点。
2. CPU的基本功能有哪些?
3. 总线的一次信息传送过程大致分哪几个阶段?
第2次作业
一、单项选择题(本大题共50分,共 25 小题,每小题 2 分)
1. “与非”门中的某一个输入值为“0”,那么它的输出值( ) A. 为“0” B. 为“1” C. 取决于正逻辑还是负逻辑 D. 要取决于其他输入端的值
2. 指令寄存器的作用是( ). A. 保存当前指令的地址 B. 保存当前正在执行的指令 C. 保存下一条指令 D. 保存上一条指令
3. 某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为( ) A. 64,16 B. 16,64 C. 64,7 D. 16,16
4. 如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应顺序,可以利用 ( ) 。 A. 中断嵌套 B. 中断向量 C. 中断响应 D. 中断屏蔽
5. 在定点二进制运算器中,减法运算一般通过()来实现。 A. 原码运算的二进制减法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 补码运算的二进制加法器
6. 算术右移指令执行的操作是( ) A. 符号位填0,并顺次右移1位,最低位移至进位标志位 B. 符号位不变,并顺次右移1位,最低位移至进位标志位 C. 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 D. 符号位填1,并顺次右移1位,最低位移至进位标志位
7. 将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为( ) A. 数值计算 B. 辅助设计 C. 数据处理 D. 实时控制
8. 加法器采用先行进位的目的是( ) 。 A. 优化加法器的结构 B. 节省器材 C. 增强加法器结构 D. 加速传递进位信号
9. 若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:( )。 A. 阶符与数符相同 B. 阶符与数符相异 C. 数符与尾数小数点后第一位数字相异 D. 数符与尾数小数点后第一位数字相同
10. 在单级中断系统中,CPU一旦响应中断,则立即关闭( )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A. 中断允许 B. 中断请求 C. 中断屏蔽
11. 在定点二进制运算器中,减法运算一般通过( ) 来实现. A. 原码运算的二进制减法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 补码运算的二进制加法器
12. 在CACHE的地址映射中,若主存中的任意一块均可映射到CACHE的任意一块的位置上,则这种方法称为( )。 A. 全相联映射 B. 直接映射 C. 组相联映射 D. 混合映射
13. DMA传送通常在( )。 A. 外设与CPU之间进行 B. 外设与主存之间进行 C. 外设与主机之间进行 D. 外设与寄存器之间进行
14. 定点运算器用来进行( ) A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 即进行定点数运算也进行浮点数运算
15. 在微型机系统中,外围设备通过( )与主板的系统总线相连接. A. 适配器 B. 设备控制器 C. 计数器 D. 寄存器
16. 外存储器与内存储器相比,外存储器( )。 A. 速度快,容量大,成本高 B. 速度慢,容量大,成本低 C. 速度快,容量小,成本高 D. 速度慢,容量大,成本高
17. Pentium微型计算机中乘除法部件位于( )中 A. CPU B. 接口 C. 控制器 D. 专用芯片
18. 下溢指的是:( )。 A. 运算结果的绝对值小于机器所能表示的最小绝对值 B. 运算的结果小于机器所能表示的最小负数 C. 运算的结果小于机器所能表示的最小正数 D. 运算结果的最低有效位产生的错误
19. 下列各条中,不属于微指令结构设计所追求的目标是:( )。 A. 提高微程序的执行速度 B. 提高微程序设计的灵活性 C. 缩短微指令的长度 D. 增大控制存储器的容量
20. 信息只用一条传输线 ,且采用脉冲传输的方式称为( )。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输
21. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为( )。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址
22. 周期挪用方式多用于( )方式的输入输出中。 A. DMA B. 中断 C. 程序传送 D. 通道
23. 某DRAM芯片,其存储容量为1024K×8位,该芯片的地址线和数据线数目为( ) A. 17 B. 18 C. 19 D. 20
24. 在三种集中式总线仲裁中,独立请求方式响应时间最快,但它是以( )为代价的 A. 增加仲裁器开销 B. 增加控制线数 C. 增加仲裁器开销和控制线数 D. 增加总线占用时间
25. 指令周期是指( )。 A. CPU从主存取出一条指令的时间 B. CPU执行一条指令的时间 C. CPU从主存取出一条指令加上执行这条指令的时间 D. 时钟周期时间
二、填空题(本大题共20分,共 4 小题,每小题 5 分)
1. 计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用:A. ______ 传送、B. ______ 传送和C. ______ 传送。
2. 一台计算机所有 ______ 指令的 ______ ,称为这台计算机的 ______ 。
3. 操作数所在存储单元的地址称为 ______ ;寻址方式是指 ______ 。
4. 字符信息处理属于 ______ 数据领域的问题.国际上采用的字符系统是七单位的 ______ 码.
三、简答题(本大题共30分,共 3 小题,每小题 10 分)
1. 何谓RISC?何谓CISC ?
2. 简述CPU的主要功能
3. 控制器由哪些部件组成?
第3次作业
一、单项选择题(本大题共50分,共 25 小题,每小题 2 分)
1. 集中式总线仲裁中,( )响应时间最快. A. 菊花链方式 B. 计数器定时查询方式 C. 独立请求方式
2. 下面描述RISC指令系统中基本概念不正确的句子是( ) A. 选取使用频率高的一些简单指令,指令条数少 B. 指令长度固定 C. 指令格式种类多,寻址方式种类多 D. 只有取数/存数指令访问存储器
3. 目前大多数集成电路生产中,所采用的基本材料为( ) A. 单晶硅 B. 非晶硅 C. 锑化钼 D. 硫化镉
4. 设字长32位,使用IEEE754格式,则阶码采用( )表示 A. 补码 B. 原码 C. 移码 D. 反码
5. 操作控制器的功能是( ) A. 产生时序信号 B. 从主存取出一条指令 C. 完成指令操作码译码 D. 从主存取出指令,完成指令操作码译码,并产生相关的操作控制信号,以解释执行该指令
6. 静态RAM利用( )。 A. 电容存储信息 B. 触发器存储信息 C. 门电路存储信息 D. 读电流存储信息
7. 堆栈的存取原则是( ) A. 先进先出 B. 后进先出 C. 后进后出 D. 随机存取
8. 用16位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是( ) A. B. C. D.
9. 下列因素中,与CACHE的命中率无关的是( )。 A. 主存的存取时间 B. 块的大小 C. CACHE的组织方式 D. CACHE的容量
10. 单地址指令是指( ) A. 指令只需要一个操作数 B. 指令所需要的操作数从该地址开始的多个单元 C. 指令中提供的地址只是用于存放结果 D. 指令隐含提供了所需的其他操作数
11. 按其数据流的传送过程和控制节拍来看,阵列乘法器可认为是( ) A. 全串行运算的乘法器 B. 全并行运算的乘法器 C. 串—并行运算的乘法器 D. 并—串行运算的乘法器
12. 会产生DMA请求的总线部件是( ) A. 任何外设 B. 高速外设 C. 需要与主机批量交换数据的外设 D. 具有DMA接口的外设
13. 在虚拟存储器中,当程序正在执行时,由( )完成地址映射 A. 程序员 B. 编译器 C. 装入程序 D. 操作系统
14. 计算机中不能通过编程访问的是( ) A. 暂存器 B. 变址寄存器 C. 主存储器 D. 通用寄存器
15. 八位微型计算机中乘除法大多数用( )实现. A. 软件 B. 硬件 C. 固件 D. 专用片子
16. 某机字长64位,存储器容量是32MB,若按半字编址,那么它的寻址范围是( ) A. 64M B. 32M C. 16M D. 7M
17. 下列说法错误的是( ) A. I/O接口与主存储器相连 B. I/O接口与I/O设备相连 C. I/O接口与系统总线相连 D. I/O设备可以进行信息的转换
18. 下列说法中正确的是:( )。 A. 虚拟存储器技术提高了计算机的速度 B. 若主存由两部份组成,容量分别为2n和2m,则主存地址共需要n+m位 C. 闪速存储器是一种高密度、非易失性的读写半导体存储器 D. 存取时间是指连续两次读操作所需间隔的最小时间
19. 下面哪种情况下,可能不发生中断请求( ) A. DMA操作结束 B. 一条指令执行完毕 C. 机器出现故障 D. 定时时间到
20. 磁盘存储器的等待时间通常是指( ) A. 磁盘旋转半周所需的时间 B. 磁盘转2/3周所需时间 C. 磁盘转1/3周所需时间 D. 磁盘转一周所需时间
21. 下列关于微操作的描述正确的是( ) A. 同一CPU周期中,可以并行执行的微操作叫相容性微操作 B. 同一CPU周期中,不可以并行执行的微操作叫相容性微操作 C. 同一CPU周期中,可以并行执行的微操作叫相斥性微操作 D. 在不同的CPU周期,可以并行执行的微操作叫相斥性微操作
22. 异步控制常用于( )作为其主要控制方式。 A. 在单总线结构计算机中访问主存与外围设备时 B. 微型机的CPU控制中 C. 组合逻辑控制的CPU中 D. 微程序控制器中
23. 从吞吐量来看,( )最强 A. 三总线系统 B. 单总线系统 C. 双总线系统
24. 浮点运算器的描述中,正确的句子是( ). A. 阶码部件可实现加、减、乘、除四种运算 B. 阶码部件只进行阶码相加、相减和比较操作 C. 阶码部件只进行阶码相加、相减操作 D. 尾数部件只进行乘法和除法运算
25. 请在以下叙述中选出两个正确描述的句子是( ). (1)同一个CPU周期中,可以并行执行的微操作叫相容微操作. (2)同一个CPU周期中,不可以并行执行的微操作叫相容微操作 (3)同一个CPU周期中,可以并行执行的微操作叫相斥微操作 (4)同一个CPU周期中,不可以并行执行的微操作叫相斥微操作 A. (1)(3) B. (2)(4) C. (2)(3) D. (1)(4)
二、问答题(本大题共50分,共 5 小题,每小题 10 分)
1. 已知x和y的二进制值,用补码运算求补和补,指出结果是否溢出 (1) x =0.10111,y =0.11011 (2) x =0.11101,y =0.10011 (3) x =0.11011,y =0.01010 (4) x =-0.11111,y =0.11011
2. 程序查询方式和程序中断方式都要由程序实现外围设备的输入/输出,它们有何不同?
3. 组合逻辑控制器的设计的主要步骤是什么?
4. 某计算机系统字长为32bit,主存以字节编址。试画图说明存储器的编址情况。
5. 一个组相联映象Cache由64个存储块构成,每组包含4个存储块。主存包含4096个存储块,每块由128字组成。访存地址为字地址。 (1) 求一个主存地址有多少位?一个cache地址有多少位? (2)计算主存地址格式中,区号、组号、块号和块内地址字段的位数。
附件就是答案,需要的可以下载
页:
[1]