天大17秋《数字逻辑》在线作业12答案100分参考
《数字逻辑》在线作业一一、单选题:【40道,总分:100分】
1.逻辑加又叫“非”运算,其结果叫逻辑和 (满分:2.5)
A. 正确 B. 错误
2.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定 (满分:2.5)
A. 正确
B. 错误
3.十进制数(-75)在计算机内部用二进制代码10110101表示,则该表示方式为 (满分:2.5)
A. 原码表示
B. 反码表示
C. 补码表示
D. 代码表示
4.基本逻辑运算中,若A+B=A+C,且AB=AC,则B=C。 (满分:2.5)
A. 正确
B. 错误
5.数据选择器和数据分配器的功能正好相反,互为逆过程。 (满分:2.5)
A. 正确
B. 错误
6.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 (满分:2.5)
A. 正确
B. 错误
7.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( )。 (满分:2.5)
A. 与
B. 或
C. 非
D. 求补
8.设计一个6进制的同步计数器,需要几个触发器 (满分:2.5)
A. 3
B. 4
C. 5
D. 6
9.矩形脉冲信号的参数不包括 ( ) (满分:2.5)
A. 周期
B. 占空比
C. 脉宽
D. 扫描期
10.基本逻辑运算中,若A+B=AB,则A=B (满分:2.5)
A. 正确
B. 错误
11.计算机中数的小数点位置固定不变的机器数称为浮点数 (满分:2.5)
A. 正确
B. 错误
12.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。 (满分:2.5)
A. 正确
B. 错误
13.逻辑加中,若A+B=A+C,则B=C。 (满分:2.5)
A. 正确
B. 错误
14.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入 (满分:2.5)
A. 正确
B. 错误
15.将十六进制数81H,转换为二进制数的结果为 (满分:2.5)
A. 11000001B
B. 11111101B
C. 11111110B
D. 10000001B
16. (满分:2.5)
A.
B.
C.
D.
17.CMOS或非门与TTL或非门的逻辑功能完全相同。 (满分:2.5)
A. 正确
B. 错误
18.将十六进制数AF3,转换为十进制数的结果为 (满分:2.5)
A. 2804
B. 2806
C. 2803
D. 2810
19.对于D触发器,欲使Qn+1=Qn,应使输入D=( ) (满分:2.5)
A. 0
B. 1
C. Q
D. 非Q
20.三态门的三种状态分别为:高电平、低电平、不高不低的电压。 (满分:2.5)
A. 正确
B. 错误
21.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。 (满分:2.5)
A. 正确
B. 错误
22.如果在一个非零的无符号二进制整数右边末尾添上“00”,则新数是原来的( )倍 (满分:2.5)
A. 2
B. 4
C. 6
D. 8
23.对于T触发器,若原态Q^n=0,欲使新态Q^(n+1)=1,应使输入T=( ) (满分:2.5)
A. 0
B. 1
C. Q
D. 2
24.将十六进制数400H,转换为十进制数的结果为 (满分:2.5)
A. 1024D
B. 512D
C. 256D
D. 128D
25.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻 (满分:2.5)
A. 正确
B. 错误
26.( )的输出端可直接相连,实现线与逻辑功能。 (满分:2.5)
A. 与非门
B. 一般zzz门
C. 集电极开路OC门
D. 一般CMOS门
27.若要表示3位十进制数代表的所有数值,则至少需用12位二进制数。 (满分:2.5)
A. 正确
B. 错误
28.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。 (满分:2.5)
A. 正确
B. 错误
29.CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。 (满分:2.5)
A. 正确
B. 错误
30.液晶显示器可以在完全黑暗的工作环境中使用。 (满分:2.5)
A. 正确
B. 错误
31.D触发器的特性方程为Q(n+1)=D,与Q(n)无关,所以它没有记忆功能。 (满分:2.5)
A. 正确
B. 错误
32.连续“异或”199个1的结果是0。 (满分:2.5)
A. 正确
B. 错误
33.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。 (满分:2.5)
A. 正确
B. 错误
34.有权码中,凡每位的权值都为正数时称为余权码 (满分:2.5)
A. 正确
B. 错误
35. (满分:2.5)
A.
B.
C.
D.
36.对于T触发器,若原态Q^n=1,欲使新态Q^(n+1)=1,应使输入T=( ) (满分:2.5)
A. 0
B. 1
C. Q
D. 2
37.将二进制数101101B,转换为十六进制数的结果为 (满分:2.5)
A. 2DH
B. 3DH
C. 4DH
D. 5DH
38.在函数Y=AB+CD的真值表中,让Y=1的输入变量取值组合有8个。 (满分:2.5)
A. 正确
B. 错误
39. (满分:2.5)
A.
B.
C.
D.
40.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同 (满分:2.5)
A. 正确
B. 错误
《数字逻辑》在线作业二
一、单选题:【40道,总分:100分】
1.时序电路不含有记忆功能的器件。 (满分:2.5)
A. 正确
B. 错误
2. (满分:2.5)
A.
B.
C.
D.
3.移位寄存器不但可移位 ,而且还能对数据进行串并转换 (满分:2.5)
A. 正确
B. 错误
4.要构成5进制计数器,至少需要( )个触发器 (满分:2.5)
A. 0
B. 1
C. 2
D. 3
5.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于( ) (满分:2.5)
A. 组合逻辑电路
B. 时序逻辑电路
C. 存储器
D. 数模转换器
6.环形计数器如果不作自启动修改,则总有孤立状态存在。 (满分:2.5)
A. 正确
B. 错误
7.在各种寄存器中,存放N位二进制数码需要( )个触发器 (满分:2.5)
A. 0
B. 1
C. N
D. N+1
8.4 位移位寄存器,现态为 1100,经左移 1 位后其次态为( ) (满分:2.5)
A. 0011 或 1011
B. 1000 或 1001
C. 1011 或 1110
D. 0011 或 1111
9.反馈清零法是在计数过程中利用某个中间状态反馈到清零端,迫使计数器返回到0,再重新开始计数 (满分:2.5)
A. 正确
B. 错误
10.当时序电路存在无效循环时该电路不能自启动 (满分:2.5)
A. 正确
B. 错误
11.二进制加法计数器从0计数到十进制24时,需要5个触发器构成,有7个无效状态。 (满分:2.5)
A. 正确
B. 错误
12.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )级触发器 (满分:2.5)
A. 2
B. 3
C. 4
D. 8
13.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片 (满分:2.5)
A. 3
B. 4
C. 5
D. 10
14.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( ) (满分:2.5)
A. 触发器
B. 晶体管
C. MOS管
D. 电容
15.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器 (满分:2.5)
A. 正确
B. 错误
16.74LS161是异步二进制计数器 (满分:2.5)
A. 正确
B. 错误
17.GAL的输出电路是( ) (满分:2.5)
A. OLMC
B. 固定的
C. 只可一次编程
D. 不可重复编程
18.在同步计数器中,各触发器的CP输入端应接统一的时钟脉冲 (满分:2.5)
A. 正确
B. 错误
19.PROM和PAL的结构是( ) (满分:2.5)
A. PROM的与阵列固定,不可编程
B. PROM与阵列、或阵列均不可编程
C. PAL与阵列、或阵列均可编程
D. PAL的与阵列不可编程
20.74LS290是同步和异步非二进制计数器 (满分:2.5)
A. 正确
B. 错误
21.同步计数器和异步计数器比较,同步计数器的显著优点是 (满分:2.5)
A. 工作速度高
B. 触发器利用率高
C. 电路简单
D. 不受时钟CP控制
22.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。 (满分:2.5)
A. 正确
B. 错误
23.计数器的模是指对输入的计数脉冲的个数。 (满分:2.5)
A. 正确
B. 错误
24.把一个五进制计数器与一个四进制计数器串联可得到( )进制计数器 (满分:2.5)
A. 4
B. 5
C. 9
D. 20
25.环形计数器如果不作自启动修改,则总有孤立状态存在。 (满分:2.5)
A. 正确
B. 错误
26.时序电路不含有记忆功能的器件 (满分:2.5)
A. 正确
B. 错误
27.PLD器件的主要优点不包括( ) (满分:2.5)
A. 便于仿真测试
B. 集成密度低
C. 可硬件加密
D. 可改写
28.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )级触发器 (满分:2.5)
A. 2
B. 3
C. 4
D. 8
29.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要( )个触发器。 (满分:2.5)
A. 10
B. 60
C. 525
D. 31500
30.计数器的模是指对输入的计数脉冲的个数 (满分:2.5)
A. 正确
B. 错误
31.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。 (满分:2.5)
A. 10us
B. 80us
C. 100us
D. 800ms
32.利用四位可逆移位寄存器串行输入寄存1100,左移时首先输入数码 ( ),右移时首先输入数0 (满分:2.5)
A. 12
B. 13
C. 14
D. 15
E.
33.触发器有2个稳定状态 (满分:2.5)
A. 正确
B. 错误
34.74LS194是单向移位寄存器 (满分:2.5)
A. 正确
B. 错误
35.在同步时序电路的设计中,若最简状态表中的状态数为2^N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。 (满分:2.5)
A. 正确
B. 错误
36.组合电路不含有记忆功能的器件。 (满分:2.5)
A. 正确
B. 错误
37.同步时序电路和异步时序电路比较,其差异在于后者 (满分:2.5)
A. 没有触发器
B. 没有统一的时钟脉冲控制
C. 没有稳定状态
D. 输出只与内部状态有关
38.8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中 (满分:2.5)
A. 1
B. 2
C. 4
D. 8
39.下列逻辑电路中为时序逻辑电路的是( ) (满分:2.5)
A. 变量译码器
B. 加法器
C. 数码寄存器
D. 数据选择器
40.一位8421BCD码计数器至少需要( )个触发器 (满分:2.5)
A. 3
B. 4
C. 5
D. 10
页:
[1]