西电17秋《数字逻辑电路》在线作业
西电《数字逻辑电路》在线作业一、单选题:【15道,总分:60分】
1.在下列逻辑电路中,不是组合逻辑电路的有( )。 (满分:4)
A. 译码器 B. 编码器
C. 全加器 D. 寄存器
2.由3级触发器构成的环型和扭环型计数器的计数模值依次为( )( ). (满分:4)
A. 8和8
B. 6和3
C. 6和8
D. 3和6
3.以下表达式中符合逻辑运算法则的是( )。 (满分:4)
A. C×C=C2
B. 1+1=10
C. 0<1
D. A+1=1
4.由10级触发器构成的二进制计数器,其模值为( )( ). (满分:4)
A. 10
B. 20
C. 1000
D. 1024
5.同步时序电路和异步时序电路比较,其差异在于后者( )。 (满分:4)
A. 没有触发器
B. 没有统一的时钟脉冲控制
C. 没有稳定状态
D. 输出只与内部状态有关
6.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )( )级触发器。 (满分:4)
A. 2
B. 3
C. 4
D. 8
7.用触发器设计一个同步十七进制计数器所需要的触发器数目是( ). (满分:4)
A. 2
B. 3
C. 4
D. 5
8.在设计同步时序电路时,检查到不能自行启动时,则( ) (满分:4)
A. 只能用反馈复位法清零
B. 只能用修改驱动方程的方法
C. 必须用反馈复位法清零并修改驱动方程
D. 可以采用反馈复位法(置位法),也可以采用修改驱动方程的方法保证电路能自行启动.
9.用反馈复位法来改变由8位十进制加法计数器的模值,可以实现( )模值范围的计数器. (满分:4)
A. 1~10
B. 1~16
C. 1~99
D. 1~100
10.在何种输入情况下,“与非”运算的结果是逻辑0.( ) (满分:4)
A. 全部输入是0
B. 任一输入是0
C. 仅一输入是0
D. 全部输入是1
11.已知R,S是或非门构成的基本RS触发器的输入端,则约束条件为( ). (满分:4)
A. RS=0
B. R+S=1
C. RS=1
D. R+S=0
12.边沿式D触发器是一种( )稳态电路。 (满分:4)
A. 无
B. 单
C. 双
D. 多
13.设计一个能存放8位二进制代码的寄存器,需要( )( )个触发器. (满分:4)
A. 8
B. 4
C. 3
D. 2
14.十进制数25用8421BCD码表示为( )。 (满分:4)
A. 10 101
B. 0010 0101
C. 100101
D. 10101
15.已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3作进位,则其周期和正脉冲宽度是( )( ). (满分:4)
A. 10个CP脉冲,正脉冲宽度为1个CP周期
B. 10个CP脉冲,正脉冲宽度为2个CP周期
C. 10个CP脉冲,正脉冲宽度为4个CP周期
D. 10个CP脉冲,正脉冲宽度为8个CP周期
二、判断题:【10道,总分:40分】
1.八进制数(18)8比十进制数(18)10小。 (满分:4)
A. 错误
B. 正确
2.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。 (满分:4)
A. 错误
B. 正确
3.用4选1数据选择器不能实现3变量的逻辑函数。 (满分:4)
A. 错误
B. 正确
4.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。 (满分:4)
A. 错误
B. 正确
5.环形计数器如果不作自启动修改,则总有孤立状态存在。 (满分:4)
A. 错误
B. 正确
6.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。 (满分:4)
A. 错误
B. 正确
7.编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的输出信号,所以编码器与译码器使用是可逆的。 (满分:4)
A. 错误
B. 正确
8.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。 (满分:4)
A. 错误
B. 正确
9.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。 (满分:4)
A. 错误
B. 正确
10.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。 (满分:4)
A. 错误
B. 正确
页:
[1]